東南大學;南京集成電路設計自動化技術創新中心曹鵬獲國家專利權
買專利賣專利找龍圖騰,真高效! 查專利查商標用IPTOP,全免費!專利年費監控用IP管家,真方便!
龍圖騰網獲悉東南大學;南京集成電路設計自動化技術創新中心申請的專利一種亞閾值區組合邏輯單元統計延時建模方法獲國家發明授權專利權,本發明授權專利權由國家知識產權局授予,授權公告號為:CN117973283B 。
龍圖騰網通過國家知識產權局官網在2025-09-09發布的發明授權授權公告中獲悉:該發明授權的專利申請號/專利號為:202311567762.5,技術領域涉及:G06F30/3315;該發明授權一種亞閾值區組合邏輯單元統計延時建模方法是由曹鵬;張濤;徐衛星設計研發完成,并于2023-11-23向國家知識產權局提交的專利申請。
本一種亞閾值區組合邏輯單元統計延時建模方法在說明書摘要公布了:本發明公開了一種亞閾值區組合邏輯單元統計延時建模方法,仿真不同輸入轉換時間的延時波動標準差,同時通過對快輸入、慢輸入不同情形的單元統計延時模型求解不同輸入轉換時間的延時波動標準差,得到二者的歸一化誤差進而劃定輸入過渡區邊界。通過快輸入、慢輸入不同情形的單元統計延時模型獲得輸入過渡區兩邊界的延時波動標準差,最終獲得輸入過渡區的延時統計模型。本發明提供的一種亞閾值區組合邏輯單元統計延時建模方法仿真開銷低,預測精度高,對于數字集成電路的靜態時序分析時序簽核具有重要意義。
本發明授權一種亞閾值區組合邏輯單元統計延時建模方法在權利要求書中公布了:1.一種亞閾值區組合邏輯單元統計延時建模方法,其特征在于:包括如下步驟: 步驟1:對于組合邏輯單元,在亞閾值工作電壓Vdd、負載電容C0下進行晶體管級仿真,獲取組合邏輯單元階躍τ=0的延時標稱值td0,并計算快輸入和慢輸入的邊界的輸入轉換時間τb; 步驟2:對于組合邏輯單元,在亞閾值工作電壓Vdd、負載電容C0下進行晶體管級仿真,當輸入轉換時間ττb時,根據蒙特卡洛仿真結果統計快輸入轉換時間下的組合邏輯單元實際仿真延時波動標準差通過快輸入單元延時統計模型計算出快輸入轉換時間下的組合邏輯單元的延時波動標準差當輸入轉換時間ττb時,根據蒙特卡洛仿真結果統計慢輸入轉換時間下的組合邏輯單元實際仿真延時波動標準差通過慢輸入單元延時統計模型計算出慢輸入轉換時間下的組合邏輯單元的延時波動標準差 步驟3:根據獲得的分別計算歸一化誤差λf i、λs i,根據歸一化誤差λf i、λs i計算輸入過渡區左邊界τbf、輸入過渡區右邊界τbs; 步驟4:對于組合邏輯單元、在亞閾值工作電壓Vdd、負載電容C0下,利用快輸入單元延時統計模型獲得該負載情形下輸入轉換時間τbf下的組合邏輯單元的延時波動標準差利用慢輸入單元延時統計模型獲得該負載情形下的輸入轉換時間τbs下的組合邏輯單元的延時波動標準差進而得到任意負載電容CL下的輸入過渡區左邊界和右邊界下的組合邏輯單元的延時波動標準差和 步驟5:根據輸入過渡區左邊界τbf及相應的延時波動標準差輸入過渡區右邊界τbs及相應的延時波動標準差通過線性擬合得到組合邏輯單元、在亞閾值工作電壓Vdd、負載電容CL下的過渡區任意輸入轉換時間的延時波動的標準差模型。
如需購買、轉讓、實施、許可或投資類似專利技術,可聯系本專利的申請人或專利權人東南大學;南京集成電路設計自動化技術創新中心,其通訊地址為:210018 江蘇省南京市玄武區四牌樓2號;或者聯系龍圖騰網官方客服,聯系龍圖騰網可撥打電話0551-65771310或微信搜索“龍圖騰網”。
1、本報告根據公開、合法渠道獲得相關數據和信息,力求客觀、公正,但并不保證數據的最終完整性和準確性。
2、報告中的分析和結論僅反映本公司于發布本報告當日的職業理解,僅供參考使用,不能作為本公司承擔任何法律責任的依據或者憑證。